采用“母板+子板”結(jié)構(gòu),母板基于高速PCI總線、大容量高性能可編程邏輯器件(FPGA)和高速浮點(diǎn)運(yùn)算DSP芯片,為高速數(shù)字信號(hào)處理或數(shù)據(jù)處理提供靈活、開(kāi)放的通用硬件平臺(tái),可在數(shù)據(jù)擴(kuò)展接口上背載各類子板,可應(yīng)用于數(shù)字化接收機(jī)、雷達(dá)及通信信號(hào)處理、軟件無(wú)線電等領(lǐng)域。
l 多通道信號(hào)采集子板,ADC位數(shù)為12位,采樣頻率可達(dá)500MHz。
l 通過(guò)FPGA設(shè)計(jì)和DSP編程,可實(shí)現(xiàn)對(duì)雷達(dá)脈沖信號(hào)的采集、存儲(chǔ)和參數(shù)測(cè)量,輸出脈沖描述字。
l 提供FPGA、DSP等二次開(kāi)發(fā)支持
l 兩片Vitex5系列FPGA,可選配的型號(hào)包括:XC5VSX95T、XC5VLX110T、XC5VLX155T、XC5VFX70T和XC5VFX100T;
l 一片TS201浮點(diǎn)DSP,主頻為600MHz;
l 4個(gè)數(shù)據(jù)擴(kuò)展插槽,各有32通道的LVDS/LVPECL差分總線或64通道的LVCMOS/LVTTL總線;DSP擴(kuò)展插槽具有40通道的LVDS/LVPECL差分總線或80通道的LVCMOS/LVTTL總線;LVDS/LVPECL差分總線傳輸速率可達(dá)500MHz。
l 時(shí)鐘頻率≤1.6GHz;頻率穩(wěn)定度±5ppm;
l 板上存儲(chǔ)量:512M字節(jié)或1G字節(jié);
l 可兼容32位和64位CPCI總線,持續(xù)傳輸速度可達(dá)170M字節(jié)/秒;
l 具有一個(gè)外接時(shí)鐘通道,可外接10MHz的參考時(shí)鐘源或直接饋入1.6GHz以下時(shí)鐘源;
l 具有LVTTL和LVDS各一個(gè)外部同步觸發(fā)通道。
l 比幅、干涉儀、陣列測(cè)向系統(tǒng)
l 無(wú)線電頻譜監(jiān)測(cè)
l 雷達(dá)告警器
l 電子情報(bào)偵察系統(tǒng)